LUP_wyk_2_stud_full.pdf
(
343 KB
)
Pobierz
Politechnika Warszawska
Instytut Metrologii i Inżynierii Biomedycznej
ul. Św. Andrzeja Boboli 8, 02-525 Warszawa
Logiczne Układy Programowalne
Wykład II
Układy PLD - wprowadzenie
dr inż. Jakub Żmigrodzki
E-mail: j.zmigrodzki@mchtr.pw.edu.pl
Warszawa, 2016
PLAN PREZENTACJI
1. Informacje ogólne,
2. Rodzaje układów PLD
3. CPLD vs FPGA
4. FPGA vs Procesory DSP
5. Projektowanie i testowanie urządzeń cyfrowych
zawierających układy PLD
2
UKŁADY PLD
„Definicja”
Logiczne układy programowalne
(PLD –
Programmable Logic Devices)
to
cyfrowe układy scalone zawierające wytworzone we wspólnym procesie
technologicznym
uniwersalne zasoby logiczne
takie jak:
●
Bramki logiczne,
Przerzutniki,
Bloki cyfrowe ogólnego przeznaczenia (np.: bloki pamięciowe),
Specjalizowane bloki cyfrowe (np.: układy mnożące),
Układy wejścia/wyjścia.
liczne
ścieżki połączeniowe
z których większość
nie jest
w sposób „stały”
połączona z konkretnymi zasobami logicznymi.
Układy programowalne są tak naprawdę
konfigurowalne
a nie programowalne.
●
●
●
●
●
3
UKŁADY PLD
Podział
1. SPLD (Simple
Programmable Logic Devices),
2. CPLD (Complex
Programmable Logic Devices),
3. FPGA (Field
Programmable Gate Array),
4. FPOA (Field
Programmable Object Array),
4
UKŁADY PLD
Producenci
●
Xilinx,
Altera,
Actel,
~80% całego rynku.
●
●
Lattice Semiconductor,
SiliconBlue Technologies,
Achronix,
Tabula,
5
●
●
●
●
Plik z chomika:
biomedycyna
Inne pliki z tego folderu:
LUP_wyk_2_stud_full.pdf
(343 KB)
LUP_wyk_1_stud_full.pdf
(754 KB)
Inne foldery tego chomika:
ABM
AE
AMP
ARDM
AUS
Zgłoś jeśli
naruszono regulamin